小梅哥Xilinx FPGA学习笔记16——FSM(状态机)的学习

目录

一、 状态机导读

1.1 理论学习   

1.2 状态机的表示

1.3 状态机编码

1.4 状态机描述方式

二 、实战演练一(来自野火)

2.1 实验目标

2.2 模块框图

2.3 状态转移图绘制

2.4 设计文件

2.5 仿真测试文件

2.6 仿真结果

三、 实战演练二(来自野火)

3.1 实验目标

3.2 模块框图

3.3 状态转移图绘制

3.4 设计文件

3.5 仿真测试文件

3.6 仿真结果

四、 实战演练三(来自小梅哥)

4.1 实验目标

4.2 模块框图

4.3 端口功能描述

4.4 设计文件

4.5 仿真测试文件

4.6 仿真结果

五、 实战演练四(来自小梅哥)

5.1 实验目标

5.2 设计文件

5.2.1 顶层文件

5.2.2 串口接收文件

5.2.3 字符检测模块

5.3 引脚约束文件

5.4 板上验证


一、 状态机导读

       状态机大家一定都听说过,为什么需要状态机呢?通过前面的学习我们都知道FPGA 是并行执行的,如果我们想要处理具有前后顺序的事件该怎么办呢?这时就需要引入状态机了。本文将从原理、实例、应用为大家总结了状态机设计和实现的方法。

1.1 理论学习   

       状态机简写为 FSM Finite State Machine),也称为同步有限状态机,我们一般简称为状态机,之所以说“同步”是因为状态机中所有的状态跳转都是在时钟的作用下进行的,而“有限”则是说状态的个数是有限的。状态机根据影响输出的原因分为两大类,即 Moore 型状态机Mealy 型状态机, Moore 型状态机的输出只和当前状态有关而与输入无关 ;Mealy 型状态机的输出不仅和当前状态有关还和输入有关。

1.2 状态机的表示

        那么状态机该如何表示呢?我们会在一些数据手册中经常看到如下图 所示的图,这种图就是用于表达状态机的状态转移图。有了状态转移图,我们就可以对状态机想要表达的东西一清二楚,包括用代码去实现都会变得很容易,所以说如何根据实际需求设计抽象出符合要求的状态机是非常关键的。

1.3 状态机编码

       状态机可根据控制信号按照预先设定的状态进行状态转移,这就出现了如何对状态进行有效编码的问题。编码方式,最简单的就是直接使用 二进制编码 进行表示,除此之外还有使用 格雷码、独热码 。假设有八个状态从 A H ,利 用不同的编码格式分别如下表所示。

       从上表中可以发现:独热码,每一个状态均使用一个寄存器, 在与状态比较时仅仅需要比较一位, 相比其他译码电路简单;格雷码,所需寄存器数与二 进制码一样,译码复杂,但相邻位只跳动一位,一般用于异步多时钟域多 bit 的转换,如异步 FIFO ;二进制码,最为常见的编码方式,所用寄存器少,译码 较复杂。
       按照 FPGA 厂商给的建议,选择哪一种编码格式是要根据状态机的复杂度、 器件类型以及从非法状态中恢复出来的要求来确定。在使用不同的编码格式生 成出来的 RTL 视图中可以看出二进制比独热码使用更少的寄存器。二进制用 7 个寄存器就可以实现 100 个状态的状态机,但是独热码就需要 100 个寄存器。 但是另一方面,虽然独热码使用更多的寄存器但是其组合逻辑相对简单。一般 CPLD 中,由于提供较多的组合逻辑资源而推荐使用前者,而在 FPGA 中提 供较多的时序逻辑而推荐使用后者。

1.4 状态机描述方式

状态机描述方式,可分为一段式两段式以及三段式
       一段式,整个状态机写到一个 always 模块里面。在该模块中既描述状态转 移,又描述状态的输入和输出。
       两段式,用两个 always 模块来描述状态机。其中一个 always 模块采用同步 时序描述状态转移,另一个模块采用组合逻辑判断状态转移条件(若也使用时序逻辑就称为新二段式),描述状态转 移规律及其输出。
       三段式,在两个 always 模块描述方法基础上,使用三个 always 模块。一个 always 模块采用同步时序描述状态转移,一个 always 采用组合逻辑判断状态转 移条件,描述状态转移规律,另一个 always 模块描述状态输出 ( 可以用组合电路 输出,也可以时序电路输出 )

二 、实战演练一(来自野火)

2.1 实验目标

       我们都在大街见过自动售卖饮料的可乐机,殊不知整个可乐机系统的售卖过程就可以很好的用状态机来实现,为了学习我们先来实现一个简单的可乐机系统。可乐机每次只能投入 1 枚 1 元硬币,且每瓶可乐卖 3 元钱,即投入 3 个硬币就可以让可乐机出可乐,如果投币不够 3 元想放弃投币需要按复位键,否则之前投入的钱不能退回。

2.2 模块框图

       首先必不可少的是时钟和复位信号;其次是投币 1 元的输入信号,我们取名为 pi_money ;可乐机输出我们购买的可乐,取名为 po_cola 。根据上面的分析设计出的 框图如下图 所示。
端口列表与功能总结如下面表格 所示。

2.3 状态转移图绘制

       斜杠左边表达的是状态的输入,斜杠右边表达的是状态的输出,结构非常的简单,各状态之间的功能、跳转的条件、输入输出都能够在状态转移图中非常清楚的表达出来。
1 、输入: 投入 1 元硬币;
2 、输出: 出可乐、不出可乐;
3 、状态: 可乐机中有 0 元、可乐机中有 1 元、可乐机中有 2 元、可乐机中有 3 元。

2.4 设计文件

module simple_fsm(input sys_clk,input sys_rst_n,input pi_money,output reg po_cola);parameter IDLE = 0;//记住独热码,二进制码,格雷码的区别。parameter ONE = 1;parameter TWO = 2;reg [1:0]state;always@(posedge sys_clk or negedge sys_rst_n)if(!sys_rst_n)beginstate <= IDLE; po_cola <= 0;endelse begin    case(state)    IDLE: beginif(pi_money)beginstate <= ONE;po_cola <= 0; //可以使用两个时序逻辑分别描述状态转换和输出。endelsestate <= IDLE;                      endONE:if(pi_money)beginstate <= TWO;po_cola <= 0; endelsestate <= ONE; TWO:if(pi_money)beginstate <= IDLE;po_cola <= 1; endelsestate <= TWO;        default:begin state <= IDLE;po_cola <= 0;endendcaseend   
endmodule

2.5 仿真测试文件

`timescale 1ns / 1ps
module simple_fsm_test();reg sys_clk ;
reg sys_rst_n;
reg pi_money;
wire po_cola;simple_fsm simple_fsm_inst(.sys_clk(sys_clk),.sys_rst_n(sys_rst_n),.pi_money(pi_money),.po_cola(po_cola));initial   sys_clk = 1;always #10  sys_clk = ~sys_clk;initial beginsys_rst_n = 0;pi_money = 0;#201;sys_rst_n = 1;#20000;pi_money = 1;#20;pi_money = 0;#20000;pi_money = 1;#20;pi_money = 0;#20000;pi_money = 1;#20;pi_money = 0;#20000;$stop;end
endmodule

2.6 仿真结果

三、 实战演练二(来自野火)

3.1 实验目标

      上一部分中的可乐机比较简单,只能投 1 元的硬币,但是我们生活中还有 0.5 元的硬币,所以我们在本章中将可乐机设计的稍微复杂一些,做成既可以投 1 元的硬币也可以投0.5 元的硬币,然后我们把可乐的定价改为 2.5 元一瓶。我们增加了可乐机的复杂度而引入了新的问题: 可乐定价为 2.5 元一瓶,可投入 0.5 元、1 元硬币,投币不够 2.5 元需要按复位键退回钱款,投币超过 2.5 元需找零。

3.2 模块框图

首先时钟和复位信号依然是必不可少的输入信号;输入信号还有投币,除了可以投 1 元外,还可以投 0.5元,所以我们将投币 1 元的输入信号取名为 pi_money_one ,将投币 0.5 元的输入信号取名
pi_money_half;可乐机的输出除了可乐还可能会有找零(找零的结果只有一种即找回0.5元)我们将可乐机输出购买可乐的信号取名为 po_cola,找零的信号取名为po_money。根据上面的分析设计出的框图如下图所示。

端口列表与功能总结如下面表格所示。

3.3 状态转移图绘制

1 、输入: 投入 0.5 元硬币、投入 1 元硬币;
2 、输出: 不出可乐 / 不找零、出可乐 / 不找零、出可乐 / 找零;
3 、状态: 可乐机中有 0 元、可乐机中有 0.5 元、可乐机中有 1 元、可乐机中有 1.5 元、可
乐机中有 2 元、可乐机中有 2.5 元、可乐机中有 3 元。

3.4 设计文件

module hard_fsm(input sys_clk,input sys_rst_n,input pi_money_half,input pi_money_one,output reg po_cola,output reg po_money);parameter IDLE  = 0,//使用二进制码HALF = 1,ONE = 2,ONE_HALF = 3,TWO = 4,TWO_HALF = 5;reg [2:0]state;always@(posedge sys_clk or negedge sys_rst_n)if(!sys_rst_n)beginstate <= IDLE;    endelse begin case(state)IDLE:if(pi_money_half)beginstate <= HALF;endelse if(pi_money_one)beginstate <= ONE;endelse beginstate <= IDLE;endHALF:if(pi_money_half)beginstate <= ONE;endelse if(pi_money_one)beginstate <= ONE_HALF;endelse beginstate <= HALF;endONE:if(pi_money_half)beginstate <= ONE_HALF;endelse if(pi_money_one)beginstate <= TWO;endelse beginstate <= ONE;endONE_HALF:if(pi_money_half)beginstate <= TWO;endelse if(pi_money_one)beginstate <= IDLE;endelse beginstate <= ONE_HALF;end   TWO:if(pi_money_half || pi_money_one)beginstate <= IDLE;endelse beginstate <= TWO;end    default:state <= IDLE;endcaseendalways@(posedge sys_clk or negedge sys_rst_n)//使用两段式状态机写法if(!sys_rst_n)po_cola <= 0;  else if(((state == TWO) && (pi_money_half == 1))||((state ==ONE_HALF) &&(pi_money_one == 1))||((state ==TWO) &&(pi_money_one == 1)))po_cola <= 1;elsepo_cola <= 0;always@(posedge sys_clk or negedge sys_rst_n)if(!sys_rst_n)po_money <= 0;      else if((state == TWO) && (pi_money_one == 1))po_money <= 1;    elsepo_money <= 0;
endmodule

3.5 仿真测试文件

`timescale 1ns/1ns
module hard_fsm_tb();//********************************************************************//
//****************** Parameter and Internal Signal *******************//
//********************************************************************////reg definereg sys_clk;reg sys_rst_n;reg pi_money_one;reg pi_money_half;reg random_data_gen;//wire definewire po_cola;wire po_money;//********************************************************************////***************************** Main Code ****************************////********************************************************************////初始化系统时钟、全局复位initial beginsys_clk = 1'b1;sys_rst_n <= 1'b0;#20sys_rst_n <= 1'b1;end//sys_clk:模拟系统时钟,每 10ns 电平翻转一次,周期为 20ns,频率为 50MHzalways #10 sys_clk = ~sys_clk;//random_data_gen:产生非负随机数 0、1always@(posedge sys_clk or negedge sys_rst_n)if(sys_rst_n == 1'b0)random_data_gen <= 1'b0;elserandom_data_gen <= {$random} % 2;//pi_money_one:模拟投入 1 元的情况always@(posedge sys_clk or negedge sys_rst_n)if(sys_rst_n == 1'b0)pi_money_one <= 1'b0;elsepi_money_one <= random_data_gen;//pi_money_half:模拟投入 0.5 元的情况always@(posedge sys_clk or negedge sys_rst_n)if(sys_rst_n == 1'b0)pi_money_half <= 1'b0;else
//取反是因为一次只能投一个币,即 pi_money_one 和 pi_money_half 不能同时为 1pi_money_half <= ~random_data_gen;//********************************************************************//
//*************************** Instantiation **************************//
//********************************************************************////------------------------complex_fsm_inst------------------------hard_fsm hard_fsm_inst(.sys_clk (sys_clk ), //input sys_clk.sys_rst_n (sys_rst_n ), //input sys_rst_n.pi_money_one (pi_money_one ), //input pi_money_one.pi_money_half (pi_money_half ), //input pi_money_half.po_cola (po_cola ), //output po_money.po_money (po_money ) //output po_cola
); endmodule

3.6 仿真结果

四、 实战演练三(来自小梅哥)

4.1 实验目标

实现字符串检测状态机: 为了实现对字符串“ hello ”的检测,首先画出其状态转移图,如下图所示。

由上图可以看出,如果在状态不符合转换条件,那么状态机要么回到初态检测 h 出现,要么回到状态 e (不满足向后转移条件,但是输入字符为‘ h ’), 且每一个状态都有特定的方向,其输出仅由当前状态决定,因此这是一个摩尔型状态机。

4.2 模块框图

4.3 端口功能描述

4.4 设计文件

module hello(input sys_clk,input sys_rst_n,input [7:0]data_in,//输入数据input data_in_valid,//有效数据输入output reg check_ok//检测出来一个hello就出现一个高脉冲
);//定义5个状态localparam CHECK_h = 0,CHECK_e = 1,CHECK_l1 = 2,CHECK_l2 = 3, CHECK_o = 4;reg [2:0]state;//我使用的是新二段式状态机,小梅哥用的是一段式状态机。always@(posedge sys_clk or posedge sys_rst_n)   if(!sys_rst_n)   state <= CHECK_h;    else begincase(state)CHECK_h:beginif(data_in_valid && data_in == "h")state <= CHECK_e;else state <= CHECK_h;                 end    CHECK_e:beginif(data_in_valid && data_in == "e")//千万注意if还有else if的顺序问题,不然可能会造成检测不成功的现象出现。比如出现hhello就无法检测出来。state <= CHECK_l1;else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h;   elsestate <= CHECK_e;      endCHECK_l1:if(data_in_valid && data_in == "l")state <= CHECK_l2;else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h; elsestate <= CHECK_l1;   CHECK_l2:if(data_in_valid && data_in == "l")state <= CHECK_o;else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h; elsestate <= CHECK_l2;  CHECK_o:if(data_in_valid && data_in == "o")state <= CHECK_h;//检测完毕回到起始状态else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h;              elsestate <= CHECK_o;  endcaseend   //输出单独控制逻辑  
always@(posedge sys_clk or posedge sys_rst_n)   if(!sys_rst_n)   check_ok <= 0; else if((state == CHECK_o) && data_in_valid && (data_in == "o"))check_ok <= 1;   else if(state == CHECK_h)check_ok <= 0;  elsecheck_ok <= check_ok;     
endmodule

4.5 仿真测试文件

`timescale 1ns / 1ps
`define CLK_PERIOD 20
module hello_tb();reg sys_clk;
reg sys_rst_n;
reg data_valid;
reg [7:0]data_in;
wire check_ok;hello hello(.sys_clk(sys_clk),.sys_rst_n(sys_rst_n),.data_in(data_in),.data_in_valid(data_valid),.check_ok(check_ok));initial sys_clk = 1;
always#(`CLK_PERIOD/2) sys_clk = ~sys_clk;initial beginsys_rst_n = 0;data_valid = 0;data_in = 0;#(`CLK_PERIOD*20);sys_rst_n = 1;#(`CLK_PERIOD*20 + 1);repeat(2)begingen_char("I");#(`CLK_PERIOD);gen_char("A");#(`CLK_PERIOD);gen_char("h");#(`CLK_PERIOD);gen_char("e");#(`CLK_PERIOD);gen_char("l");#(`CLK_PERIOD);gen_char("l");#(`CLK_PERIOD); gen_char("h");#(`CLK_PERIOD);gen_char("h");#(`CLK_PERIOD);gen_char("e");#(`CLK_PERIOD);gen_char("l");#(`CLK_PERIOD);gen_char("l");#(`CLK_PERIOD);gen_char("o");#(`CLK_PERIOD);gen_char("e");#(`CLK_PERIOD);gen_char("h");#(`CLK_PERIOD);gen_char("h");#(`CLK_PERIOD);gen_char("o");#(`CLK_PERIOD); end#200;$stop;endtask gen_char;input [7:0]char; begindata_in = char;data_valid = 1'b1;#(`CLK_PERIOD);data_valid = 1'b0;endendtask
endmodule

4.6 仿真结果

五、 实战演练四(来自小梅哥)

5.1 实验目标

       通过上面字符串检测状态机的学习,结合前面章节学习的串口接收模块可以设计一个串口接收字符串检测系统。整个系统的结构框图如下图所示。系 统功能为 FPGA 通过串口接收模块接收 PC 通过串口发送的字符串数据流,然后通过字符串检测模块对字符串进行检测,每次完整接收到“ hello ”字符串就让 LED 灯翻转。

5.2 设计文件

5.2.1 顶层文件

module fsm_hello_test(input sys_clk,input sys_rst_n,input uart_rxd,output reg Led
);wire [7:0]data_in;wire data_in_valid;wire check_ok;zdyz_rs232_rx #(.CLK_FREQ (5000_0000),//波特率设置.UART_BPS (115200))zdyz_rs232_rx(.sys_clk(sys_clk) , //系统时钟.sys_rst_n(sys_rst_n) , //系统复位,低有效.uart_rxd(uart_rxd) , //UART 接收端口.uart_rx_done(data_in_valid), //UART 接收完成信号,接收完成后就代表数据有效.uart_rx_data(data_in) //UART 接收到的数据送给字符检测模块作为输入
);hello hello(.sys_clk(sys_clk),.sys_rst_n(sys_rst_n),.data_in(data_in),.data_in_valid(data_in_valid),.check_ok(check_ok)
);//每检测一次,LED就要翻转一次
always@(posedge sys_clk or posedge sys_rst_n)if(!sys_rst_n)Led <= 0;else if(check_ok)Led <= ~Led;else Led <= Led;endmodule

5.2.2 串口接收文件

(个人觉得正点原子的串口接收模块比小梅哥的简单易懂,实用)


module zdyz_rs232_rx(input sys_clk , //系统时钟input sys_rst_n , //系统复位,低有效input uart_rxd , //UART 接收端口output reg uart_rx_done, //UART 接收完成信号output reg [7:0] uart_rx_data //UART 接收到的数据
);parameter CLK_FREQ = 5000_0000; //系统时钟频率
parameter UART_BPS = 115200 ; //串口波特率
localparam BAUD_CNT_MAX = CLK_FREQ/UART_BPS; //为得到指定波特率,对系统时钟计数 BPS_CNT 次reg uart_rxd_d0;
reg uart_rxd_d1;
reg rx_flag ; //接收过程标志信号
reg [3:0] rx_cnt ; //接收数据位计数器    
reg [15:0] baud_cnt ; //波特率计数器(位宽为16,防止溢出)
reg [7:0 ] rx_data_t ; //接收数据寄存器wire start_flag;//开始接收的标志,下降沿到来。//打两拍:波特率时钟和系统时钟不同步,为异步信号,所以要进行打拍处理,防止产生亚稳态  
always @(posedge sys_clk or negedge sys_rst_n) beginif(!sys_rst_n) beginuart_rxd_d0 <= 1'b0;uart_rxd_d1 <= 1'b0;endelse beginuart_rxd_d0 <= uart_rxd;uart_rxd_d1 <= uart_rxd_d0;end
end  assign start_flag = (uart_rxd_d0 == 0)&&(uart_rxd_d1 == 1);//下降沿到来的表示方法
// rx_flag接收信号的拉高与拉低   
always @(posedge sys_clk or negedge sys_rst_n) beginif(!sys_rst_n)rx_flag <= 1'b0;else if(start_flag) //检测到起始位rx_flag <= 1'b1; //接收过程中,标志信号 rx_flag 拉高//在停止位一半的时候,即接收过程结束,标志信号 rx_flag 拉低else if((rx_cnt == 4'd9) && (baud_cnt == BAUD_CNT_MAX/2 - 1))//rx_flag 要提前拉低,防止其影响下一帧数据的接收rx_flag <= 1'b0;elserx_flag <= rx_flag;end 
//波特率的计数器计数逻辑 
always @(posedge sys_clk or negedge sys_rst_n)begin if(!sys_rst_n) baud_cnt <= 0;      else if(rx_flag)beginif(baud_cnt == BAUD_CNT_MAX - 1)baud_cnt <= 0;elsebaud_cnt <= baud_cnt + 1;       endelsebaud_cnt <= 0;
end 
//位计数实现逻辑
always @(posedge sys_clk or negedge sys_rst_n)begin if(!sys_rst_n)rx_cnt <= 0;   else if(rx_flag)beginif(baud_cnt == BAUD_CNT_MAX - 1)rx_cnt <= rx_cnt + 1;        elserx_cnt <= rx_cnt;endelserx_cnt <= 0;//其他情况下都为0,所以不用担心计数超过9,且其计数也不会超过9,当rx_flag为0时就不计数了
end
//根据 rx_cnt 来寄存 rxd 端口的数据
always @(posedge sys_clk or negedge sys_rst_n) beginif(!sys_rst_n)rx_data_t <= 0;    else if(rx_flag)begin   //系统处于接收过程时if(baud_cnt == BAUD_CNT_MAX/2 - 1)begin//判断 baud_cnt 是否计数到数据位的中间 case(rx_cnt)1:rx_data_t[0] <= uart_rxd_d1; //寄存数据的最低位2:rx_data_t[1] <= uart_rxd_d1;3:rx_data_t[2] <= uart_rxd_d1;4:rx_data_t[3] <= uart_rxd_d1;5:rx_data_t[4] <= uart_rxd_d1;6:rx_data_t[5] <= uart_rxd_d1;7:rx_data_t[6] <= uart_rxd_d1;8:rx_data_t[7] <= uart_rxd_d1;//寄存数据的高低位default:rx_data_t <= rx_data_t; endcaseendelse rx_data_t <= rx_data_t;endelserx_data_t <= 0; 
end
//给接收完成信号和接收到的数据赋值    
always @(posedge sys_clk or negedge sys_rst_n)begin if(!sys_rst_n)begin    uart_rx_done <= 0;   uart_rx_data <= 0;end//当接收数据计数器计数到停止位,且 baud_cnt 计数到停止位的中间时else if((rx_cnt == 4'd9) && (baud_cnt == BAUD_CNT_MAX/2 - 1))beginuart_rx_done <= 1; //拉高接收完成信号uart_rx_data <= rx_data_t;//并对 UART 接收到的数据进行赋值end    else beginuart_rx_done <= 0; uart_rx_data <= uart_rx_data;     end
end    
endmodule

5.2.3 字符检测模块

module hello(input sys_clk,input sys_rst_n,input [7:0]data_in,//输入数据input data_in_valid,//有效数据输入output reg check_ok//检测出来一个hello就出现一个高脉冲
);//定义5个状态localparam CHECK_h = 0,CHECK_e = 1,CHECK_l1 = 2,CHECK_l2 = 3, CHECK_o = 4;reg [2:0]state;//我使用的是新二段式状态机,小梅哥用的是一段式状态机。always@(posedge sys_clk or posedge sys_rst_n)   if(!sys_rst_n)   state <= CHECK_h;    else begincase(state)CHECK_h:beginif(data_in_valid && data_in == "h")state <= CHECK_e;else state <= CHECK_h;                 end    CHECK_e:beginif(data_in_valid && data_in == "e")//千万注意if还有else if的顺序问题,不然可能会造成检测不成功的现象出现。比如出现hhello就无法检测出来。state <= CHECK_l1;else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h;   elsestate <= CHECK_e;      endCHECK_l1:if(data_in_valid && data_in == "l")state <= CHECK_l2;else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h; elsestate <= CHECK_l1;   CHECK_l2:if(data_in_valid && data_in == "l")state <= CHECK_o;else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h; elsestate <= CHECK_l2;  CHECK_o:if(data_in_valid && data_in == "o")state <= CHECK_h;//检测完毕回到起始状态else if(data_in_valid && data_in == "h")state <= CHECK_e; else if(data_in_valid)state <= CHECK_h;              elsestate <= CHECK_o;  endcaseend   //输出单独控制逻辑  
always@(posedge sys_clk or posedge sys_rst_n)   if(!sys_rst_n)   check_ok <= 0; else if((state == CHECK_o) && data_in_valid && (data_in == "o"))check_ok <= 1;   else if(state == CHECK_h)check_ok <= 0;  elsecheck_ok <= check_ok;     
endmodule

5.3 引脚约束文件

set_property PACKAGE_PIN U18 [get_ports sys_clk]
set_property IOSTANDARD LVCMOS33 [get_ports sys_clk]
set_property IOSTANDARD LVCMOS33 [get_ports Led]
set_property IOSTANDARD LVCMOS33 [get_ports sys_rst_n]
set_property IOSTANDARD LVCMOS33 [get_ports uart_rxd]
set_property PACKAGE_PIN F20 [get_ports sys_rst_n]
set_property PACKAGE_PIN K16 [get_ports uart_rxd]
set_property PACKAGE_PIN G17 [get_ports Led]

5.4 板上验证

本文所有程序均经过板上验证过,均正常,放心使用参考。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://xiahunao.cn/news/2660779.html

如若内容造成侵权/违法违规/事实不符,请联系瞎胡闹网进行投诉反馈,一经查实,立即删除!

相关文章

LLM之RAG实战(九)| 高级RAG 03:多文档RAG体系结构

在RAG&#xff08;检索和生成&#xff09;这样的框架内管理和处理多个文档有很大的挑战。关键不仅在于提取相关内容&#xff0c;还在于选择包含用户查询所寻求的信息的适当文档。基于用户查询对齐的多粒度特性&#xff0c;需要动态选择文档&#xff0c;本文将介绍结构化层次检索…

【SpringBoot】第2章 SpringBoot核心配置与注解

学习目标 熟悉SpringBoot全局配置文件的使用 熟悉SpringBoot自定义配置 掌握SpringBoot配置文件属性值注入 掌握Profile多环境配置 了解随机值设置以及参数间引用 2.1 全局配置文件 全局配置文件能够对一些默认配置进行修改。SpringBoot使用一个application.properties…

王道考研计算机网络——应用层

如何为用户提供服务&#xff1f; CS/P2P 提高域名解析的速度&#xff1a;local name server高速缓存&#xff1a;直接地址映射/低级的域名服务器的地址 本机也有告诉缓存&#xff1a;本机开机的时候从本地域名服务器当中下载域名和地址的对应数据库&#xff0c;放到本地的高…

开发Python网络爬虫应用,爬取链家新房楼盘信息保存到mongodb中,并分析相关数据

这里写自定义目录标题 爬取代码分析数据问题 爬取代码 import requests import time from lxml import html from pymongo import MongoClient import randomBASEURL https://cq.fang.lianjia.com/loupan/# 获取某市区域的所有链接 def get_areas(url):print(获取区县列表)# …

云手机引领社交平台运营新潮流

在网络高度发展的今天&#xff0c;社交平台已经成为企业宣传推广的关键渠道之一。传统的社交运营方式已经无法满足效率的要求&#xff0c;云手机因而开始引领社交平台运营的新潮流。本文将深入探讨云手机如何重新定义社交平台运营&#xff0c;为用户和企业带来更为便捷、智能的…

定期修改公司数据协议的重要性

目录 ​编辑 为公司和客户数据提供更好的安全性 利用现代数据分析工具 标准化您的数据收集流程 改善数据的使用 增强您的营销和销售活动 定义数据分类指南 创建更具凝聚力和协作性的团队 遵守法律法规 结论 企业主可以使用许多对其成功至关重要的工具&#…

[BUG] Hadoop-3.3.4集群yarn管理页面子队列不显示任务

1.问题描述 使用yarn调度任务时&#xff0c;在CapacityScheduler页面上单击叶队列&#xff08;或子队列&#xff09;时&#xff0c;不会显示应用程序任务信息&#xff0c;root队列可以显示任务。此外&#xff0c;FairScheduler页面是正常的。 No matching records found2.原…

计算机视觉与自然语言处理(Open AI)

1.语音识别技术 语音识别是将语音转换为文本的技术&#xff0c; 是自然语言处理的一个分支。通过特征的提取、模式的匹配将语音信号变为文本或命令&#xff0c;以实现机器识别和理解语音。 按照应用场景的不同&#xff0c;可以大致分为三类&#xff1b; • 电信级系统应用&…

VS配置PCO相机SDK环境

VS配置PCO相机SDK环境 概述:最近要用到一款PCO相机,需要协调其他部件实现一些独特的功能。因此需要用到PCO相机的SDK,并正确配置环境。良好的环境是成功的一半。其SDK可以在官网下载,选择对应版本的安装即可。这里用的是pco.cpp.1.2.0 Windows,VS 2022 专业版。 链接: P…

数据结构 day6 栈+队列+二分查找+插入排序

插入排序 #include <stdio.h> #include<string.h> #include<stdlib.h> int main(int argc, const char *argv[]) {int a[]{41,50,66,38,32,49,18};int nsizeof(a)/sizeof(a[0]);int i,j,t;for(i1;i<n;i){int ta[i];for(ji-1;j>0;j--){if(t<a[j]){a…

【MATLAB】交叉验证求光滑因子的广义神经网络时序预测算法

有意向获取代码&#xff0c;请转文末观看代码获取方式~也可转原文链接获取~ 1 基本定义 交叉验证求光滑因子的广义神经网络时序预测算法的基本原理如下&#xff1a; 首先&#xff0c;我们需要了解什么是交叉验证和光滑因子。交叉验证是一种评估模型性能的常用方法&#xff0c…

基于源码去理解Iterator迭代器的Fail-Fast与Fail-Safe机制

原创/朱季谦 在Java编程当中&#xff0c;Iterator迭代器是一种用于遍历如List、Set、Map等集合的工具。这类集合部分存在线程安全的问题&#xff0c;例如ArrayList&#xff0c;若在多线程环境下&#xff0c;迭代遍历过程中存在其他线程对这类集合进行修改的话&#xff0c;就可…

009:vue结合el-table实现表格行拖拽排序(基于sortablejs)

文章目录 1. 实现效果2. 安装 sortablejs 插件3. 完整组件代码4. 注意点 1. 实现效果 2. 安装 sortablejs 插件 sortablejs 更多用法 cnpm i --save sortablejs3. 完整组件代码 <template><div class"home"><div class"body"><el-ta…

可以加速 Pandas(即使在 CPU 环境中)而无需编码...... FireDucks

引言 使用 Pandas 处理大量数据时&#xff0c;是否曾因处理时间过长而感到沮丧&#xff1f; 显然&#xff0c;一个库已经发布&#xff0c;可以在不改变现有代码的情况下加速 Pandas。 由 NEC Laboratories 发布的名为 FireDucks 的库的 Beta 版本可以免费使用。 而且&#xff…

浅谈WPF之控件模板Control Template和数据模板Data Template

WPF不仅支持传统的Windows Forms编程的用户界面和用户体验设计&#xff0c;同时还推出了以模板为核心的新一代设计理念。在WPF中&#xff0c;通过引入模板&#xff0c;将数据和算法的“内容”和“形式”进行解耦。模板主要分为两大类&#xff1a;数据模板【Data Template】和控…

linux cat命令增加-f显示文件名功能

在使用cat命令配合grep批量搜索文件内容时&#xff0c;我仅仅能知道是否搜索到&#xff0c;不知道是在哪个文件里找到的。比如cat ./src/*.c | grep full_write,在src目录下的所有.c文件里找full_write,能匹配到所有的full_write&#xff0c;但是不知道它们分别在哪些文件里。于…

【八】【C语言\动态规划】1567. 乘积为正数的最长子数组长度、413. 等差数列划分、978. 最长湍流子数组,三道题目深度解析

动态规划 动态规划就像是解决问题的一种策略&#xff0c;它可以帮助我们更高效地找到问题的解决方案。这个策略的核心思想就是将问题分解为一系列的小问题&#xff0c;并将每个小问题的解保存起来。这样&#xff0c;当我们需要解决原始问题的时候&#xff0c;我们就可以直接利…

黑客攻击服务器之后如何清除痕迹?如何进行伪装和逃脱追踪?

黑客攻击服务器之后如何清除痕迹?如何进行伪装和逃脱追踪?附完整执行代码。 在攻击结束后,如何不留痕迹的清除日志和操作记录,以掩盖入侵踪迹,这其实是一个细致的技术活。你所做的每一个操作,都要被抹掉;你所上传的工具,都应该被安全地删掉。 黑客的一次攻击行为,主…

HarmonyOS应用开发-仿微信UI实现

在本篇博客中&#xff0c;介绍一个仿微信的 HarmonyOS 应用&#xff0c;应用包括微信的首页、通讯录、发现、我的页面&#xff0c;以及聊天界面。 一、先上效果图&#xff1a; 二、代码解读 以聊天界面为例&#xff0c;代码如下&#xff08;解读在代码下面&#xff09;&#…

【华为数据之道学习笔记】7-3基于物理世界的“硬感知”能力

“硬感知”能力的分类 数据采集方式主要经历了人工采集和自动采集两个阶段。自动采集技术仍在发展中&#xff0c;不同的应用领域所使用的具体技术手段也不同。基于物理世界的“硬感知”依靠的就是数据采集&#xff0c;是将物理对象镜像到数字世界中的主要通道&#xff0c;是构建…