【Proteus】多功能数字时钟设计

ZQQQ 2021.12.27

  • 课设
    • 一:各芯片引脚介绍:
      • 1:数码管:[^1]
      • 2:CD4511(译码显示):[^2]
      • 3:CD4518(计数器)[^3]
      • 3:555定时器
      • 4:CD4011和CD4012
    • 二:各部分电路图搭建
      • 1:校正时间电路
      • 2:整点报时电路
      • 3:分频电路
      • 4:进制电路

课设

首先是课设的内容
我们将该电路分为几个部分:

1:显示电路(用6个共阴数码管来显示)
2:译码电路(用CD4511来现实译码显示)
3:进制电路(用CD4518计数器来完成进时功能)
4:脉冲产生器(555定时器产生1khz的信号)
5:分频电路(用CD4518进行3次10分频产生1hz信号)
6:校时电路(用CD4011二输入与非门实现)
7:整点报时电路(用CD4012和CD4011实现)

原理框图

24进制
60进制
60进制
1khz
1hz
1hz
1hz
译码显示器
时计数器
分计数器
秒计数器
振荡器
多级分频器
报时电路
校时电路

原理框图如上.

一:各芯片引脚介绍:

1:数码管:1

引脚图:
在这里插入图片描述

课设中为共阴极(CC).

2:CD4511(译码显示):2

引脚图:
在这里插入图片描述

CD4511引脚功能:
BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态是怎么样的,七段数码管都会处于消隐也就是不显示的状态。
LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。
LT:3脚是测试信号的输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发亮全部显示。它主要用来检测数7段码管是否有物理损坏。
A1、A2、A3、A4、为8421BCD码输入端。
a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。

真值表:
在这里插入图片描述

3:CD4518(计数器)3

引脚图:
在这里插入图片描述

CD4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器。每单个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发。可知,若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CL℃K信号上升沿触发,触发信号由CL℃K端输入,ENABLE端置“1”。RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1~Q4均为“0”,只有RESET端置“0”时,CD4518才开始计数

CD4518是一个同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为1~7和9~{15}。该CD4518计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路BCD码信号输出(3脚~6脚;{11}脚~{14}脚)

真值表:
在这里插入图片描述

3:555定时器

引脚图:
在这里插入图片描述
内部结构:
在这里插入图片描述
在这里插入图片描述

555定时器可接成多谐振荡器,多谐振荡器也称无稳态触发器,它没有稳定状态,同时毋须外加触发脉冲,就能输出一定频率的矩形脉冲(自激振荡)。用555实现多谐振荡,需要外接电阻R1,R2和电容C,并外接+5V的直流电源。选用合适的参数,使555定时器给数字钟提供一个频率稳定准确的1kHz的方波信号,可保证数字钟的走时准确及稳定。

4:CD4011和CD4012

在这里插入图片描述
在这里插入图片描述
1个2输入与非门,一个4输入与非门.

二:各部分电路图搭建

这里重点说一下校时电路和整点报时电路.
先上电路图:

1:校正时间电路

在这里插入图片描述
该图中的校时脉冲是555产生的1khz信号经过分频后的1hz信号.当开关没有按下去之前至时个位计数器和至分个位计数器的输出都是由分十位进位脉冲和秒十位进位脉冲控制的.因为没有按下开关前非门都输出1,阻断了校时脉冲的输入.反之当按下开关时非门都输出为1.而对校时脉冲没有影响,但零电位将输入与非门阻断十位的脉冲.这样就能时分,时进1.

2:整点报时电路

在这里插入图片描述
在这里插入图片描述
该电路当分为59秒为51时以500hz的信号输入蜂鸣器.
当秒各位Q3为9秒时以1khz输入蜂鸣器.

3:分频电路

在这里插入图片描述
555产生的1khz的信号,经过3次10分频后输出1hz信号.

4:进制电路

进制电路是由计数器CD4518来完成.CD4518的输出Q3是10分频.当CD4518来10个下降沿(脉冲)时Q3才会翻转一次.
在这里插入图片描述
吧Q3输出到另一个4518的输入.且当该4518的Q2,Q1输出为1时接到一个与门输出一个1,给这俩个4518的清零端.24进制也如此.

芯片个数
共阴数码管6
CD45116
CD45186
CD40116
CD40121
电阻电容若干

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述
在这里插入图片描述


  1. 两个com都要接地,如果是共阳极的话com端都接VCC ↩︎

  2. 3,4引脚在实际接线时应接为低电平 ↩︎

  3. 实际接线为了节省接线,使用CD4518的下降沿,那么芯片的1,9引脚接地 ↩︎

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://xiahunao.cn/news/1620960.html

如若内容造成侵权/违法违规/事实不符,请联系瞎胡闹网进行投诉反馈,一经查实,立即删除!

相关文章

单片机:数字式时钟—日历

单片机:数字式时钟—日历 功能要求: (1)显示时分秒,年月日 (2)具有:启动(按下此键后单片机才开始工作)、暂停、继续、清零、设置时间/年月日/闹钟的功能 &am…

Quartus ii 13.1 数字时钟

内容摘要: 使用计数器和数据选择器等器件实现数字时钟电路。电路最终在开发板上显示的是时钟的秒和分(开发板所限,当然如果开发板支持8位显示的话也可以自己加到小时位的显示)。电路包四个部分:时钟信号分频电路&#…

FPGA-Verilog多功能数字时钟

一.数字时钟设计 1.硬件资源:共阴极数码管一块,FPGA开发板一块(EP4CE40F23C8); 2. 开发板资源:3颗独立按键,数码管接口; 3. 功能设计:三种功能&#xff1a…

【Java】Java数字时钟

应用名称:Java数字时钟 用到的知识:Java GUI编程,线程 开发环境:win8eclipsejdk1.8 功能说明:可以显示当前系统的年月日、星期以及准确时间,并实时更新显示。 效果图: 源代码: i…

51单片机入门——(新)简易数字时钟

文章目录 设计要求原理图按键部分介绍 代码解析 设计要求 实现正确稳定地显示小时(两位数)、分钟(两位数)、秒钟(两位数),同时数码管应无闪烁问题。通过按键分别实现时、分信息的调整,方便用户对时间的校准。加入闹铃功能在(本设计中用LED代…

基于FPGA的数字时钟verilog开发

目录 一、理论基础 二、案例背景 1.问题描述 2.思路流程 三、verilog核心仿真 四、仿真结论分析 五、参考文献 一、理论基础 整个程序分为以下三大部分: 时钟控制部分,分为调整分,秒功能,秒清零功能; 暂停功…

51单片机数字时钟

我们学单片机,一般都会写数字时钟编程。它能帮助我们: a. 能够系统性地总结掌握的知识,将单元模块知识有机的结合在一起。 b. 能够充分协调好硬件与软件之间的相互结合,合理设计硬件电路。 c&#xff0…

多功能数字时钟(VHDL)

文章目录 一、课程设计内容二、实验方案分析与设计1.功能要求2.各个模块描述 三、具体实现过程描述1、小时计时2、分计时3、秒计时4、闹钟小时计时5、闹钟分计时6、闹钟比较模块7、控制器模块(设置状态转换)8、控制显示模块(显示时间以及校时…

基于FPGA的简易数字时钟

基于FPGA的可显示数字时钟,设计思路为自底向上,包括三个子模块:时钟模块,进制转换模块,led显示模块。所用到的FPGA晶振频率为50Mhz,首先利用它得到1hz的时钟然后然后得到时钟模块,把时钟模块输出…

数字逻辑之数字时钟课程设计(含proteus仿真图及代码)

一、设计要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。  2、可手动校正时、分时间和日期值,时间以24小时为一个周期,有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间…

数电实验:数字时钟设计 (经验分享,仅供参考)

实 验 目 的 一、独立完成一个数字小系统的设计 二、基于实验箱对设计进行验证 实验内容: 能够显示时、分、秒共6位数字; 考虑使用实验箱时钟(频率包括1M、500K、 250K、100K、10K、1K等); 考虑使用实验箱数码管输出接口。 …

数据结构】二叉树篇|超清晰图解和详解:后序篇

博主简介:努力学习的22级计算机科学与技术本科生一枚🌸博主主页: 是瑶瑶子啦每日一言🌼: 你不能要求一片海洋,没有风暴,那不是海洋,是泥塘——毕淑敏 目录 一、核心二、题目 一、核心 我们清楚…

Yandex SEO和Google SEO有啥区别?5000字说必须要了解的一些事儿

最近筋斗云SEO服务有做一些俄罗斯市场的SEO,而做俄罗斯的SEO相当于就是要做Yandex的SEO。对比Google的SEO优化,其实有比较多的区别,但总体算法、逻辑等等都大致相似。本文从Linus自己的研究和搜集的公开信息,对比一下Google和Yand…

阿里,百度,腾讯,360,新浪,网易,小米等开源项目

奇虎360 https://github.com/Qihoo360 1.MySQL中间层 Atlas Atlas是由 Qihoo 360, Web平台部基础架构团队开发维护的一个基于MySQL协议的数据中间层项目。它在MySQL官方推出的MySQL-Proxy 0.8.2版本的基础上,修改了大量bug,添加了很多功能特性。目前该项…

大公司都有哪些开源项目~~~阿里,百度,腾讯,360,新浪,网易,小米等

红色字体是现阶段比较火的 ---------------------------------------------------------------------------------------------------------------- 奇虎360 https://github.com/Qihoo360 1.MySQL中间层 Atlas Atlas是由 Qihoo 360, Web平台部基础架构团队开发维护的一个基于M…

(读) 周鸿祎重新思考360(有感)

为什么80%的码农都做不了架构师?>>> 我们的红衣教主——周鸿祎(yi) 我只能从我的印象中和对他的了解中说出: 公司的人群 规模:800(上市前)-3/4000人(目前)目…

WIFI市场,除了免流量还能如何玩?

此前手机QQ公测QQWiFi功能,在最近发布的手机QQ5.3安卓版本中,正式全员开放QQwifi功能,用户可以通过简单几步接入运营商和商户的500多万WIFI热点,巨大的用户基础让本已热闹的WIFI市场又增变数。在此之前,微信、小米、阿…

java版-wifi无线网络搭建

这几天 360出了一款随身WIFI,非常小巧,使用也比较方便。插在USB的接口上就能自动创建一个无线网络环境。但是价格却要19.9元,相信大部分的孩子会觉得这么便宜呀。赶快入手。但是真的值这个价格吗?我可以说这个玩意毫无技术含量&am…

关于类的隐形生成函数

https://www.youtube.com/watch?ve8Cw17p_BiU&listPL5jc9xFGsL8FWtnZBeTqZBbniyw0uHyaH&index6 https://www.youtube.com/watch?vKMSYmY74AEs&listPLE28375D4AC946CC3&index4 如果只有copy asignment operator, 那么default construct will be generated as…

证券低延时环境设置并进行性能测试

BIOS设置BIOS参考信息 关闭 logical Process Virtualization Technology 在System Profiles Settings 中System Profile 选择Performance Workload Profile 选择HPC Profile OS中信息参考在/etc/default/grub文件中添加 intel_idle.max_cstate=0 processor.max_cstate=0 idle=p…